MARC状态:审校 文献类型:中文图书 浏览次数:7
- 题名/责任者:
- AMD FPGA设计优化宝典:面向Vivado/VHDL/高亚军编著
- 出版发行项:
- 北京:电子工业出版社,2023
- ISBN及定价:
- 978-7-121-45098-3/CNY125.00
- 载体形态项:
- x, 432页:图;26cm
- 丛编项:
- EDA精品智汇馆
- 个人责任者:
- 高亚军 编著
- 学科主题:
- 可编程序逻辑器件-系统设计
- 中图法分类号:
- TP332.1
- 责任者附注:
- 高亚军, FPGA技术分享者, 设计优化和时序收敛专家, Vivado工具使用专家, 数字信号处理专家, 现任Xilinx资深战略应用工程师, 多年来使用Xilix FPGA实现数字信号处理算法, 对Xilinx FPGA器件架构、开发工具Vivado/Vitis HLS/Model Composer及其设计理念有深厚的理论和实战经验。
- 提要文摘附注:
- 本书以Xilinx公司 (目前已被AMD公司收购) 的7系列FPGA、UltraScale/UltraScale+和Versal ACAP内部架构为基础, 介绍了与之匹配的RTL代码风格 (采用VHDL语言) 和基于Vivado的设计分析方法。全书共十章内容, 包括了时钟网络、组合逻辑、触发器、移位寄存器、存储器、乘加运算单元和状态机的代码风格和优化方法, 也包含扇出和布线拥塞的优化方法。
全部MARC细节信息>>
索书号 | 条码号 | 年卷期 | 馆藏地 | 书刊状态 | 还书位置 |
TP332.1/084 | 91152324 | 自然科学阅览室三 | 可借 | 总还书处 | |
TP332.1/084 | 91152325 | 自然科学阅览室三 | 可借 | 自然科学阅览室三 |
显示全部馆藏信息