沈阳工业大学图书馆书目检索系统

| 暂存书架(0) | 登录

MARC状态:订购 文献类型:中文图书 浏览次数:74

题名/责任者:
Digital system design with Verilog and VHDL:Verilog & VHDL版/(美) Enoch O. Hwang 阎波, 朱晓章, 姚毅改编
出版发行项:
北京:电子工业出版社,2018.2
ISBN及定价:
978-7-121-33421-4/CNY79.00
载体形态项:
14, 405页:图;26cm
并列正题名:
数字系统设计:Verilog & VHDL版
丛编项:
国外电子与通信教材系列
个人责任者:
黄爱基 (Hwang, Enoch O.)
个人次要责任者:
阎波, 1973- 改编
个人次要责任者:
朱晓章, 1984- 改编
个人次要责任者:
姚毅, 1983- 改编
学科主题:
硬件描述语言-程序设计-英文-高等学校-教材
中图法分类号:
TP312
版本附注:
译自原书第2版
出版发行附注:
本书原版由圣智学习出版公司出版, 影印版由圣智学习出版公司授权电子工业出版社独家出版发行
责任者附注:
责任者规范汉译姓名: 黄爱基
责任者附注:
阎波, 辽宁鞍山人, 1973年生, 民盟成员。现为电子科技大学教授。朱晓章, 河北保定人, 1984年生。现为电子科技大学副教授。姚毅, 四川成都人, 1983年生。现为电子科技大学讲师。
提要文摘附注:
随着微电子技术与计算机技术的飞速发展, 以及先进的电子设计自动化 (EDA) 技术及现场可编程门阵列 (FPGA) 器件的广泛应用, 现代数字逻辑电路与系统的设计理念及实现技术已经发生了翻天覆地的变化。本书以微处理器系统作为复杂数字逻辑系统的代表, 在简要介绍其工作原理的基础上, 以CPU硬件结构框图为线索贯穿各个章节, 详细讲述了如何构建基本组合/时序逻辑元件、如何利用已有元件组建数据通路与控制单元部件、如何利用已有部件实现一个通用CPU, 以及如何通过进一步添加简单的输入输出接口来最终搭建出一个完整的微处理器系统。本书通过在简单的数字逻辑元件与复杂的实用数字逻辑系统之间搭建桥梁, 能够帮助读者深刻理解数字逻辑组件的设计与使用方法, 进而全面和清晰地把握复杂数字系统的EDA设计与实现技术要点。
使用对象附注:
本书非常适合作为电子信息与通信、计算机、微电子、自动控制、仪器仪表等领域中数字电路与系统设计、计算机组成原理等相关课程的双语教学教材, 也可供相关领域工程师作为实用设计的参考用书
全部MARC细节信息>>
此书刊没有复本
此书刊可能正在订购中或者处理中
显示全部馆藏信息
借阅趋势

同名作者的其他著作(点击查看)
用户名:
密码:
验证码:
请输入下面显示的内容
  证件号 条码号 Email
 
姓名:
手机号:
送 书 地:
收藏到: 管理书架